德雷兹诺
- 通过将输入电压转换为数字值来提取位信息的模数转换器(ADC)
- 数模转换器(DAC),根据输入的位信息输出相应的电压
它是由转换模块组成的。 它可以以多种方式使用,例如输入音频以通过位压缩或交换位来改变声音,以及通过将LFO或随机电压转换为位信息来输出门序列。
Drezno还是Leibniz Binary Subsystem的信号转换接口,Leibniz Binary Subsystem被计划为执行8位信号处理的一系列模块。
Dreznoの左側では、10Vの幅の電圧シグナルが、00000000,00000001,00000010,..11111111までの8ビットの2進数(バイナリデータ)に変換されます(アナログ-デジタル変換,ADC)。それぞれの"桁"のビットが0~7までのADコンバータの出力にゲートとして出力されます(ビットが0で0V、1で5V)。
在Drezno的右侧,门输入0到7以表示8位二进制数据,并将其作为电压信号取出(数模转换,DAC)。
ADC / DAC端的GAIN和OFFSET设置对转换后的信号影响很大。 您也可以积极使用削波效果使信号失真。
当您按下LINK按钮时,作为ADC输出的8个门通过内部连接直接输入到DAC。 结果,DAC的输出会将ADC的输入信号转换为8位数据,然后将其输出。
减少位产生效果。 再次成为扩展者
利普斯克使用,Lipsk处理ADC输出,然后在链接模式下内部连接到DAC输入。
ADC和DAC中的转换以固定的时间间隔执行,但决定这样做。
钟表是的。 ADC和DAC具有独立的时钟输入,但是如果不进行修补,它们将在内部时钟上运行。 由于内部时钟以2MHz的极高速度运行,因此可以准确捕获音频的时间变化并避免混叠噪声。 如果您在时钟中放置方波慢速振荡器
降低采样率会的。 同样,当LFO或随机移动的电压输入到ADC并在成为节奏网格的时间输入时钟时,ADC的每个输出都是唯一的。
节奏发生器功能为
*使用高速内部时钟时的输出不能用作触发某些东西的门。 如果要输出正常的门控序列(不是音频速率),请确保使用外部时钟。
使Drezno补丁有趣的其他技巧是: 在尝试许多补丁程序时,您会发现自己喜欢的用途。
- 尝试更改增益和偏移。
- 使用VCA调制输入信号量
- 尝试在不链接的情况下甚至将一个ADC输出修补到DAC输入的某个位置
- 与逻辑模块结合
- 在ADC中,当输入LFO等时,较大的数字缓慢变化,较小的数字繁忙。
- 在DAC中,高阶位对信号的影响更大